NSIMD documentation
Index | Tutorial | FAQ | Contribute | API overview | API reference | Wrapped intrinsics | Modules

Build mask from logicals

Description

Returns a mask consisting of all ones for true elements and all zeros for false elements.

C base API (generic)

#define vto_mask(a0, type)
#define vto_mask_e(a0, type, simd_ext)

C advanced API (generic, requires C11)

#define nsimd_to_mask(a0)

C++ base API (generic)

template <NSIMD_CONCEPT_VALUE_TYPE T> typename simd_traits<T, NSIMD_SIMD>::simd_vector NSIMD_VECTORCALL to_mask(typename simd_traits<T, NSIMD_SIMD>::simd_vectorl a0, T);

C++ advanced API

template <NSIMD_CONCEPT_VALUE_TYPE T, NSIMD_CONCEPT_SIMD_EXT SimdExt> pack<T, 1, SimdExt> to_mask(packl<T, 1, SimdExt> const& a0);
template <NSIMD_CONCEPT_VALUE_TYPE T, int N, NSIMD_CONCEPT_SIMD_EXT SimdExt> pack<T, N, SimdExt> to_mask(packl<T, N, SimdExt> const& a0);

C base API (architecture specifics)

AVX2

nsimd_avx2_vf64 NSIMD_VECTORCALL nsimd_to_mask_avx2_f64(nsimd_avx2_vlf64 a0);
nsimd_avx2_vf32 NSIMD_VECTORCALL nsimd_to_mask_avx2_f32(nsimd_avx2_vlf32 a0);
nsimd_avx2_vf16 NSIMD_VECTORCALL nsimd_to_mask_avx2_f16(nsimd_avx2_vlf16 a0);
nsimd_avx2_vi64 NSIMD_VECTORCALL nsimd_to_mask_avx2_i64(nsimd_avx2_vli64 a0);
nsimd_avx2_vi32 NSIMD_VECTORCALL nsimd_to_mask_avx2_i32(nsimd_avx2_vli32 a0);
nsimd_avx2_vi16 NSIMD_VECTORCALL nsimd_to_mask_avx2_i16(nsimd_avx2_vli16 a0);
nsimd_avx2_vi8 NSIMD_VECTORCALL nsimd_to_mask_avx2_i8(nsimd_avx2_vli8 a0);
nsimd_avx2_vu64 NSIMD_VECTORCALL nsimd_to_mask_avx2_u64(nsimd_avx2_vlu64 a0);
nsimd_avx2_vu32 NSIMD_VECTORCALL nsimd_to_mask_avx2_u32(nsimd_avx2_vlu32 a0);
nsimd_avx2_vu16 NSIMD_VECTORCALL nsimd_to_mask_avx2_u16(nsimd_avx2_vlu16 a0);
nsimd_avx2_vu8 NSIMD_VECTORCALL nsimd_to_mask_avx2_u8(nsimd_avx2_vlu8 a0);

SVE512

nsimd_sve512_vf64 NSIMD_VECTORCALL nsimd_to_mask_sve512_f64(nsimd_sve512_vlf64 a0);
nsimd_sve512_vf32 NSIMD_VECTORCALL nsimd_to_mask_sve512_f32(nsimd_sve512_vlf32 a0);
nsimd_sve512_vf16 NSIMD_VECTORCALL nsimd_to_mask_sve512_f16(nsimd_sve512_vlf16 a0);
nsimd_sve512_vi64 NSIMD_VECTORCALL nsimd_to_mask_sve512_i64(nsimd_sve512_vli64 a0);
nsimd_sve512_vi32 NSIMD_VECTORCALL nsimd_to_mask_sve512_i32(nsimd_sve512_vli32 a0);
nsimd_sve512_vi16 NSIMD_VECTORCALL nsimd_to_mask_sve512_i16(nsimd_sve512_vli16 a0);
nsimd_sve512_vi8 NSIMD_VECTORCALL nsimd_to_mask_sve512_i8(nsimd_sve512_vli8 a0);
nsimd_sve512_vu64 NSIMD_VECTORCALL nsimd_to_mask_sve512_u64(nsimd_sve512_vlu64 a0);
nsimd_sve512_vu32 NSIMD_VECTORCALL nsimd_to_mask_sve512_u32(nsimd_sve512_vlu32 a0);
nsimd_sve512_vu16 NSIMD_VECTORCALL nsimd_to_mask_sve512_u16(nsimd_sve512_vlu16 a0);
nsimd_sve512_vu8 NSIMD_VECTORCALL nsimd_to_mask_sve512_u8(nsimd_sve512_vlu8 a0);

SVE

nsimd_sve_vf64 NSIMD_VECTORCALL nsimd_to_mask_sve_f64(nsimd_sve_vlf64 a0);
nsimd_sve_vf32 NSIMD_VECTORCALL nsimd_to_mask_sve_f32(nsimd_sve_vlf32 a0);
nsimd_sve_vf16 NSIMD_VECTORCALL nsimd_to_mask_sve_f16(nsimd_sve_vlf16 a0);
nsimd_sve_vi64 NSIMD_VECTORCALL nsimd_to_mask_sve_i64(nsimd_sve_vli64 a0);
nsimd_sve_vi32 NSIMD_VECTORCALL nsimd_to_mask_sve_i32(nsimd_sve_vli32 a0);
nsimd_sve_vi16 NSIMD_VECTORCALL nsimd_to_mask_sve_i16(nsimd_sve_vli16 a0);
nsimd_sve_vi8 NSIMD_VECTORCALL nsimd_to_mask_sve_i8(nsimd_sve_vli8 a0);
nsimd_sve_vu64 NSIMD_VECTORCALL nsimd_to_mask_sve_u64(nsimd_sve_vlu64 a0);
nsimd_sve_vu32 NSIMD_VECTORCALL nsimd_to_mask_sve_u32(nsimd_sve_vlu32 a0);
nsimd_sve_vu16 NSIMD_VECTORCALL nsimd_to_mask_sve_u16(nsimd_sve_vlu16 a0);
nsimd_sve_vu8 NSIMD_VECTORCALL nsimd_to_mask_sve_u8(nsimd_sve_vlu8 a0);

CPU

nsimd_cpu_vf64 NSIMD_VECTORCALL nsimd_to_mask_cpu_f64(nsimd_cpu_vlf64 a0);
nsimd_cpu_vf32 NSIMD_VECTORCALL nsimd_to_mask_cpu_f32(nsimd_cpu_vlf32 a0);
nsimd_cpu_vf16 NSIMD_VECTORCALL nsimd_to_mask_cpu_f16(nsimd_cpu_vlf16 a0);
nsimd_cpu_vi64 NSIMD_VECTORCALL nsimd_to_mask_cpu_i64(nsimd_cpu_vli64 a0);
nsimd_cpu_vi32 NSIMD_VECTORCALL nsimd_to_mask_cpu_i32(nsimd_cpu_vli32 a0);
nsimd_cpu_vi16 NSIMD_VECTORCALL nsimd_to_mask_cpu_i16(nsimd_cpu_vli16 a0);
nsimd_cpu_vi8 NSIMD_VECTORCALL nsimd_to_mask_cpu_i8(nsimd_cpu_vli8 a0);
nsimd_cpu_vu64 NSIMD_VECTORCALL nsimd_to_mask_cpu_u64(nsimd_cpu_vlu64 a0);
nsimd_cpu_vu32 NSIMD_VECTORCALL nsimd_to_mask_cpu_u32(nsimd_cpu_vlu32 a0);
nsimd_cpu_vu16 NSIMD_VECTORCALL nsimd_to_mask_cpu_u16(nsimd_cpu_vlu16 a0);
nsimd_cpu_vu8 NSIMD_VECTORCALL nsimd_to_mask_cpu_u8(nsimd_cpu_vlu8 a0);

SVE2048

nsimd_sve2048_vf64 NSIMD_VECTORCALL nsimd_to_mask_sve2048_f64(nsimd_sve2048_vlf64 a0);
nsimd_sve2048_vf32 NSIMD_VECTORCALL nsimd_to_mask_sve2048_f32(nsimd_sve2048_vlf32 a0);
nsimd_sve2048_vf16 NSIMD_VECTORCALL nsimd_to_mask_sve2048_f16(nsimd_sve2048_vlf16 a0);
nsimd_sve2048_vi64 NSIMD_VECTORCALL nsimd_to_mask_sve2048_i64(nsimd_sve2048_vli64 a0);
nsimd_sve2048_vi32 NSIMD_VECTORCALL nsimd_to_mask_sve2048_i32(nsimd_sve2048_vli32 a0);
nsimd_sve2048_vi16 NSIMD_VECTORCALL nsimd_to_mask_sve2048_i16(nsimd_sve2048_vli16 a0);
nsimd_sve2048_vi8 NSIMD_VECTORCALL nsimd_to_mask_sve2048_i8(nsimd_sve2048_vli8 a0);
nsimd_sve2048_vu64 NSIMD_VECTORCALL nsimd_to_mask_sve2048_u64(nsimd_sve2048_vlu64 a0);
nsimd_sve2048_vu32 NSIMD_VECTORCALL nsimd_to_mask_sve2048_u32(nsimd_sve2048_vlu32 a0);
nsimd_sve2048_vu16 NSIMD_VECTORCALL nsimd_to_mask_sve2048_u16(nsimd_sve2048_vlu16 a0);
nsimd_sve2048_vu8 NSIMD_VECTORCALL nsimd_to_mask_sve2048_u8(nsimd_sve2048_vlu8 a0);

NEON128

nsimd_neon128_vf64 NSIMD_VECTORCALL nsimd_to_mask_neon128_f64(nsimd_neon128_vlf64 a0);
nsimd_neon128_vf32 NSIMD_VECTORCALL nsimd_to_mask_neon128_f32(nsimd_neon128_vlf32 a0);
nsimd_neon128_vf16 NSIMD_VECTORCALL nsimd_to_mask_neon128_f16(nsimd_neon128_vlf16 a0);
nsimd_neon128_vi64 NSIMD_VECTORCALL nsimd_to_mask_neon128_i64(nsimd_neon128_vli64 a0);
nsimd_neon128_vi32 NSIMD_VECTORCALL nsimd_to_mask_neon128_i32(nsimd_neon128_vli32 a0);
nsimd_neon128_vi16 NSIMD_VECTORCALL nsimd_to_mask_neon128_i16(nsimd_neon128_vli16 a0);
nsimd_neon128_vi8 NSIMD_VECTORCALL nsimd_to_mask_neon128_i8(nsimd_neon128_vli8 a0);
nsimd_neon128_vu64 NSIMD_VECTORCALL nsimd_to_mask_neon128_u64(nsimd_neon128_vlu64 a0);
nsimd_neon128_vu32 NSIMD_VECTORCALL nsimd_to_mask_neon128_u32(nsimd_neon128_vlu32 a0);
nsimd_neon128_vu16 NSIMD_VECTORCALL nsimd_to_mask_neon128_u16(nsimd_neon128_vlu16 a0);
nsimd_neon128_vu8 NSIMD_VECTORCALL nsimd_to_mask_neon128_u8(nsimd_neon128_vlu8 a0);

AVX512_SKYLAKE

nsimd_avx512_skylake_vf64 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_f64(nsimd_avx512_skylake_vlf64 a0);
nsimd_avx512_skylake_vf32 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_f32(nsimd_avx512_skylake_vlf32 a0);
nsimd_avx512_skylake_vf16 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_f16(nsimd_avx512_skylake_vlf16 a0);
nsimd_avx512_skylake_vi64 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_i64(nsimd_avx512_skylake_vli64 a0);
nsimd_avx512_skylake_vi32 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_i32(nsimd_avx512_skylake_vli32 a0);
nsimd_avx512_skylake_vi16 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_i16(nsimd_avx512_skylake_vli16 a0);
nsimd_avx512_skylake_vi8 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_i8(nsimd_avx512_skylake_vli8 a0);
nsimd_avx512_skylake_vu64 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_u64(nsimd_avx512_skylake_vlu64 a0);
nsimd_avx512_skylake_vu32 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_u32(nsimd_avx512_skylake_vlu32 a0);
nsimd_avx512_skylake_vu16 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_u16(nsimd_avx512_skylake_vlu16 a0);
nsimd_avx512_skylake_vu8 NSIMD_VECTORCALL nsimd_to_mask_avx512_skylake_u8(nsimd_avx512_skylake_vlu8 a0);

AARCH64

nsimd_aarch64_vf64 NSIMD_VECTORCALL nsimd_to_mask_aarch64_f64(nsimd_aarch64_vlf64 a0);
nsimd_aarch64_vf32 NSIMD_VECTORCALL nsimd_to_mask_aarch64_f32(nsimd_aarch64_vlf32 a0);
nsimd_aarch64_vf16 NSIMD_VECTORCALL nsimd_to_mask_aarch64_f16(nsimd_aarch64_vlf16 a0);
nsimd_aarch64_vi64 NSIMD_VECTORCALL nsimd_to_mask_aarch64_i64(nsimd_aarch64_vli64 a0);
nsimd_aarch64_vi32 NSIMD_VECTORCALL nsimd_to_mask_aarch64_i32(nsimd_aarch64_vli32 a0);
nsimd_aarch64_vi16 NSIMD_VECTORCALL nsimd_to_mask_aarch64_i16(nsimd_aarch64_vli16 a0);
nsimd_aarch64_vi8 NSIMD_VECTORCALL nsimd_to_mask_aarch64_i8(nsimd_aarch64_vli8 a0);
nsimd_aarch64_vu64 NSIMD_VECTORCALL nsimd_to_mask_aarch64_u64(nsimd_aarch64_vlu64 a0);
nsimd_aarch64_vu32 NSIMD_VECTORCALL nsimd_to_mask_aarch64_u32(nsimd_aarch64_vlu32 a0);
nsimd_aarch64_vu16 NSIMD_VECTORCALL nsimd_to_mask_aarch64_u16(nsimd_aarch64_vlu16 a0);
nsimd_aarch64_vu8 NSIMD_VECTORCALL nsimd_to_mask_aarch64_u8(nsimd_aarch64_vlu8 a0);

AVX512_KNL

nsimd_avx512_knl_vf64 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_f64(nsimd_avx512_knl_vlf64 a0);
nsimd_avx512_knl_vf32 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_f32(nsimd_avx512_knl_vlf32 a0);
nsimd_avx512_knl_vf16 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_f16(nsimd_avx512_knl_vlf16 a0);
nsimd_avx512_knl_vi64 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_i64(nsimd_avx512_knl_vli64 a0);
nsimd_avx512_knl_vi32 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_i32(nsimd_avx512_knl_vli32 a0);
nsimd_avx512_knl_vi16 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_i16(nsimd_avx512_knl_vli16 a0);
nsimd_avx512_knl_vi8 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_i8(nsimd_avx512_knl_vli8 a0);
nsimd_avx512_knl_vu64 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_u64(nsimd_avx512_knl_vlu64 a0);
nsimd_avx512_knl_vu32 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_u32(nsimd_avx512_knl_vlu32 a0);
nsimd_avx512_knl_vu16 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_u16(nsimd_avx512_knl_vlu16 a0);
nsimd_avx512_knl_vu8 NSIMD_VECTORCALL nsimd_to_mask_avx512_knl_u8(nsimd_avx512_knl_vlu8 a0);

SSE2

nsimd_sse2_vf64 NSIMD_VECTORCALL nsimd_to_mask_sse2_f64(nsimd_sse2_vlf64 a0);
nsimd_sse2_vf32 NSIMD_VECTORCALL nsimd_to_mask_sse2_f32(nsimd_sse2_vlf32 a0);
nsimd_sse2_vf16 NSIMD_VECTORCALL nsimd_to_mask_sse2_f16(nsimd_sse2_vlf16 a0);
nsimd_sse2_vi64 NSIMD_VECTORCALL nsimd_to_mask_sse2_i64(nsimd_sse2_vli64 a0);
nsimd_sse2_vi32 NSIMD_VECTORCALL nsimd_to_mask_sse2_i32(nsimd_sse2_vli32 a0);
nsimd_sse2_vi16 NSIMD_VECTORCALL nsimd_to_mask_sse2_i16(nsimd_sse2_vli16 a0);
nsimd_sse2_vi8 NSIMD_VECTORCALL nsimd_to_mask_sse2_i8(nsimd_sse2_vli8 a0);
nsimd_sse2_vu64 NSIMD_VECTORCALL nsimd_to_mask_sse2_u64(nsimd_sse2_vlu64 a0);
nsimd_sse2_vu32 NSIMD_VECTORCALL nsimd_to_mask_sse2_u32(nsimd_sse2_vlu32 a0);
nsimd_sse2_vu16 NSIMD_VECTORCALL nsimd_to_mask_sse2_u16(nsimd_sse2_vlu16 a0);
nsimd_sse2_vu8 NSIMD_VECTORCALL nsimd_to_mask_sse2_u8(nsimd_sse2_vlu8 a0);

SSE42

nsimd_sse42_vf64 NSIMD_VECTORCALL nsimd_to_mask_sse42_f64(nsimd_sse42_vlf64 a0);
nsimd_sse42_vf32 NSIMD_VECTORCALL nsimd_to_mask_sse42_f32(nsimd_sse42_vlf32 a0);
nsimd_sse42_vf16 NSIMD_VECTORCALL nsimd_to_mask_sse42_f16(nsimd_sse42_vlf16 a0);
nsimd_sse42_vi64 NSIMD_VECTORCALL nsimd_to_mask_sse42_i64(nsimd_sse42_vli64 a0);
nsimd_sse42_vi32 NSIMD_VECTORCALL nsimd_to_mask_sse42_i32(nsimd_sse42_vli32 a0);
nsimd_sse42_vi16 NSIMD_VECTORCALL nsimd_to_mask_sse42_i16(nsimd_sse42_vli16 a0);
nsimd_sse42_vi8 NSIMD_VECTORCALL nsimd_to_mask_sse42_i8(nsimd_sse42_vli8 a0);
nsimd_sse42_vu64 NSIMD_VECTORCALL nsimd_to_mask_sse42_u64(nsimd_sse42_vlu64 a0);
nsimd_sse42_vu32 NSIMD_VECTORCALL nsimd_to_mask_sse42_u32(nsimd_sse42_vlu32 a0);
nsimd_sse42_vu16 NSIMD_VECTORCALL nsimd_to_mask_sse42_u16(nsimd_sse42_vlu16 a0);
nsimd_sse42_vu8 NSIMD_VECTORCALL nsimd_to_mask_sse42_u8(nsimd_sse42_vlu8 a0);

SVE256

nsimd_sve256_vf64 NSIMD_VECTORCALL nsimd_to_mask_sve256_f64(nsimd_sve256_vlf64 a0);
nsimd_sve256_vf32 NSIMD_VECTORCALL nsimd_to_mask_sve256_f32(nsimd_sve256_vlf32 a0);
nsimd_sve256_vf16 NSIMD_VECTORCALL nsimd_to_mask_sve256_f16(nsimd_sve256_vlf16 a0);
nsimd_sve256_vi64 NSIMD_VECTORCALL nsimd_to_mask_sve256_i64(nsimd_sve256_vli64 a0);
nsimd_sve256_vi32 NSIMD_VECTORCALL nsimd_to_mask_sve256_i32(nsimd_sve256_vli32 a0);
nsimd_sve256_vi16 NSIMD_VECTORCALL nsimd_to_mask_sve256_i16(nsimd_sve256_vli16 a0);
nsimd_sve256_vi8 NSIMD_VECTORCALL nsimd_to_mask_sve256_i8(nsimd_sve256_vli8 a0);
nsimd_sve256_vu64 NSIMD_VECTORCALL nsimd_to_mask_sve256_u64(nsimd_sve256_vlu64 a0);
nsimd_sve256_vu32 NSIMD_VECTORCALL nsimd_to_mask_sve256_u32(nsimd_sve256_vlu32 a0);
nsimd_sve256_vu16 NSIMD_VECTORCALL nsimd_to_mask_sve256_u16(nsimd_sve256_vlu16 a0);
nsimd_sve256_vu8 NSIMD_VECTORCALL nsimd_to_mask_sve256_u8(nsimd_sve256_vlu8 a0);

SVE1024

nsimd_sve1024_vf64 NSIMD_VECTORCALL nsimd_to_mask_sve1024_f64(nsimd_sve1024_vlf64 a0);
nsimd_sve1024_vf32 NSIMD_VECTORCALL nsimd_to_mask_sve1024_f32(nsimd_sve1024_vlf32 a0);
nsimd_sve1024_vf16 NSIMD_VECTORCALL nsimd_to_mask_sve1024_f16(nsimd_sve1024_vlf16 a0);
nsimd_sve1024_vi64 NSIMD_VECTORCALL nsimd_to_mask_sve1024_i64(nsimd_sve1024_vli64 a0);
nsimd_sve1024_vi32 NSIMD_VECTORCALL nsimd_to_mask_sve1024_i32(nsimd_sve1024_vli32 a0);
nsimd_sve1024_vi16 NSIMD_VECTORCALL nsimd_to_mask_sve1024_i16(nsimd_sve1024_vli16 a0);
nsimd_sve1024_vi8 NSIMD_VECTORCALL nsimd_to_mask_sve1024_i8(nsimd_sve1024_vli8 a0);
nsimd_sve1024_vu64 NSIMD_VECTORCALL nsimd_to_mask_sve1024_u64(nsimd_sve1024_vlu64 a0);
nsimd_sve1024_vu32 NSIMD_VECTORCALL nsimd_to_mask_sve1024_u32(nsimd_sve1024_vlu32 a0);
nsimd_sve1024_vu16 NSIMD_VECTORCALL nsimd_to_mask_sve1024_u16(nsimd_sve1024_vlu16 a0);
nsimd_sve1024_vu8 NSIMD_VECTORCALL nsimd_to_mask_sve1024_u8(nsimd_sve1024_vlu8 a0);

VSX

nsimd_vsx_vf64 NSIMD_VECTORCALL nsimd_to_mask_vsx_f64(nsimd_vsx_vlf64 a0);
nsimd_vsx_vf32 NSIMD_VECTORCALL nsimd_to_mask_vsx_f32(nsimd_vsx_vlf32 a0);
nsimd_vsx_vf16 NSIMD_VECTORCALL nsimd_to_mask_vsx_f16(nsimd_vsx_vlf16 a0);
nsimd_vsx_vi64 NSIMD_VECTORCALL nsimd_to_mask_vsx_i64(nsimd_vsx_vli64 a0);
nsimd_vsx_vi32 NSIMD_VECTORCALL nsimd_to_mask_vsx_i32(nsimd_vsx_vli32 a0);
nsimd_vsx_vi16 NSIMD_VECTORCALL nsimd_to_mask_vsx_i16(nsimd_vsx_vli16 a0);
nsimd_vsx_vi8 NSIMD_VECTORCALL nsimd_to_mask_vsx_i8(nsimd_vsx_vli8 a0);
nsimd_vsx_vu64 NSIMD_VECTORCALL nsimd_to_mask_vsx_u64(nsimd_vsx_vlu64 a0);
nsimd_vsx_vu32 NSIMD_VECTORCALL nsimd_to_mask_vsx_u32(nsimd_vsx_vlu32 a0);
nsimd_vsx_vu16 NSIMD_VECTORCALL nsimd_to_mask_vsx_u16(nsimd_vsx_vlu16 a0);
nsimd_vsx_vu8 NSIMD_VECTORCALL nsimd_to_mask_vsx_u8(nsimd_vsx_vlu8 a0);

SVE128

nsimd_sve128_vf64 NSIMD_VECTORCALL nsimd_to_mask_sve128_f64(nsimd_sve128_vlf64 a0);
nsimd_sve128_vf32 NSIMD_VECTORCALL nsimd_to_mask_sve128_f32(nsimd_sve128_vlf32 a0);
nsimd_sve128_vf16 NSIMD_VECTORCALL nsimd_to_mask_sve128_f16(nsimd_sve128_vlf16 a0);
nsimd_sve128_vi64 NSIMD_VECTORCALL nsimd_to_mask_sve128_i64(nsimd_sve128_vli64 a0);
nsimd_sve128_vi32 NSIMD_VECTORCALL nsimd_to_mask_sve128_i32(nsimd_sve128_vli32 a0);
nsimd_sve128_vi16 NSIMD_VECTORCALL nsimd_to_mask_sve128_i16(nsimd_sve128_vli16 a0);
nsimd_sve128_vi8 NSIMD_VECTORCALL nsimd_to_mask_sve128_i8(nsimd_sve128_vli8 a0);
nsimd_sve128_vu64 NSIMD_VECTORCALL nsimd_to_mask_sve128_u64(nsimd_sve128_vlu64 a0);
nsimd_sve128_vu32 NSIMD_VECTORCALL nsimd_to_mask_sve128_u32(nsimd_sve128_vlu32 a0);
nsimd_sve128_vu16 NSIMD_VECTORCALL nsimd_to_mask_sve128_u16(nsimd_sve128_vlu16 a0);
nsimd_sve128_vu8 NSIMD_VECTORCALL nsimd_to_mask_sve128_u8(nsimd_sve128_vlu8 a0);

VMX

nsimd_vmx_vf64 NSIMD_VECTORCALL nsimd_to_mask_vmx_f64(nsimd_vmx_vlf64 a0);
nsimd_vmx_vf32 NSIMD_VECTORCALL nsimd_to_mask_vmx_f32(nsimd_vmx_vlf32 a0);
nsimd_vmx_vf16 NSIMD_VECTORCALL nsimd_to_mask_vmx_f16(nsimd_vmx_vlf16 a0);
nsimd_vmx_vi64 NSIMD_VECTORCALL nsimd_to_mask_vmx_i64(nsimd_vmx_vli64 a0);
nsimd_vmx_vi32 NSIMD_VECTORCALL nsimd_to_mask_vmx_i32(nsimd_vmx_vli32 a0);
nsimd_vmx_vi16 NSIMD_VECTORCALL nsimd_to_mask_vmx_i16(nsimd_vmx_vli16 a0);
nsimd_vmx_vi8 NSIMD_VECTORCALL nsimd_to_mask_vmx_i8(nsimd_vmx_vli8 a0);
nsimd_vmx_vu64 NSIMD_VECTORCALL nsimd_to_mask_vmx_u64(nsimd_vmx_vlu64 a0);
nsimd_vmx_vu32 NSIMD_VECTORCALL nsimd_to_mask_vmx_u32(nsimd_vmx_vlu32 a0);
nsimd_vmx_vu16 NSIMD_VECTORCALL nsimd_to_mask_vmx_u16(nsimd_vmx_vlu16 a0);
nsimd_vmx_vu8 NSIMD_VECTORCALL nsimd_to_mask_vmx_u8(nsimd_vmx_vlu8 a0);

AVX

nsimd_avx_vf64 NSIMD_VECTORCALL nsimd_to_mask_avx_f64(nsimd_avx_vlf64 a0);
nsimd_avx_vf32 NSIMD_VECTORCALL nsimd_to_mask_avx_f32(nsimd_avx_vlf32 a0);
nsimd_avx_vf16 NSIMD_VECTORCALL nsimd_to_mask_avx_f16(nsimd_avx_vlf16 a0);
nsimd_avx_vi64 NSIMD_VECTORCALL nsimd_to_mask_avx_i64(nsimd_avx_vli64 a0);
nsimd_avx_vi32 NSIMD_VECTORCALL nsimd_to_mask_avx_i32(nsimd_avx_vli32 a0);
nsimd_avx_vi16 NSIMD_VECTORCALL nsimd_to_mask_avx_i16(nsimd_avx_vli16 a0);
nsimd_avx_vi8 NSIMD_VECTORCALL nsimd_to_mask_avx_i8(nsimd_avx_vli8 a0);
nsimd_avx_vu64 NSIMD_VECTORCALL nsimd_to_mask_avx_u64(nsimd_avx_vlu64 a0);
nsimd_avx_vu32 NSIMD_VECTORCALL nsimd_to_mask_avx_u32(nsimd_avx_vlu32 a0);
nsimd_avx_vu16 NSIMD_VECTORCALL nsimd_to_mask_avx_u16(nsimd_avx_vlu16 a0);
nsimd_avx_vu8 NSIMD_VECTORCALL nsimd_to_mask_avx_u8(nsimd_avx_vlu8 a0);

C++ base API (architecture specifics)

AVX2

nsimd_avx2_vf64 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlf64 a0, f64, avx2);
nsimd_avx2_vf32 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlf32 a0, f32, avx2);
nsimd_avx2_vf16 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlf16 a0, f16, avx2);
nsimd_avx2_vi64 NSIMD_VECTORCALL to_mask(nsimd_avx2_vli64 a0, i64, avx2);
nsimd_avx2_vi32 NSIMD_VECTORCALL to_mask(nsimd_avx2_vli32 a0, i32, avx2);
nsimd_avx2_vi16 NSIMD_VECTORCALL to_mask(nsimd_avx2_vli16 a0, i16, avx2);
nsimd_avx2_vi8 NSIMD_VECTORCALL to_mask(nsimd_avx2_vli8 a0, i8, avx2);
nsimd_avx2_vu64 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlu64 a0, u64, avx2);
nsimd_avx2_vu32 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlu32 a0, u32, avx2);
nsimd_avx2_vu16 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlu16 a0, u16, avx2);
nsimd_avx2_vu8 NSIMD_VECTORCALL to_mask(nsimd_avx2_vlu8 a0, u8, avx2);

SVE512

nsimd_sve512_vf64 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlf64 a0, f64, sve512);
nsimd_sve512_vf32 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlf32 a0, f32, sve512);
nsimd_sve512_vf16 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlf16 a0, f16, sve512);
nsimd_sve512_vi64 NSIMD_VECTORCALL to_mask(nsimd_sve512_vli64 a0, i64, sve512);
nsimd_sve512_vi32 NSIMD_VECTORCALL to_mask(nsimd_sve512_vli32 a0, i32, sve512);
nsimd_sve512_vi16 NSIMD_VECTORCALL to_mask(nsimd_sve512_vli16 a0, i16, sve512);
nsimd_sve512_vi8 NSIMD_VECTORCALL to_mask(nsimd_sve512_vli8 a0, i8, sve512);
nsimd_sve512_vu64 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlu64 a0, u64, sve512);
nsimd_sve512_vu32 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlu32 a0, u32, sve512);
nsimd_sve512_vu16 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlu16 a0, u16, sve512);
nsimd_sve512_vu8 NSIMD_VECTORCALL to_mask(nsimd_sve512_vlu8 a0, u8, sve512);

SVE

nsimd_sve_vf64 NSIMD_VECTORCALL to_mask(nsimd_sve_vlf64 a0, f64, sve);
nsimd_sve_vf32 NSIMD_VECTORCALL to_mask(nsimd_sve_vlf32 a0, f32, sve);
nsimd_sve_vf16 NSIMD_VECTORCALL to_mask(nsimd_sve_vlf16 a0, f16, sve);
nsimd_sve_vi64 NSIMD_VECTORCALL to_mask(nsimd_sve_vli64 a0, i64, sve);
nsimd_sve_vi32 NSIMD_VECTORCALL to_mask(nsimd_sve_vli32 a0, i32, sve);
nsimd_sve_vi16 NSIMD_VECTORCALL to_mask(nsimd_sve_vli16 a0, i16, sve);
nsimd_sve_vi8 NSIMD_VECTORCALL to_mask(nsimd_sve_vli8 a0, i8, sve);
nsimd_sve_vu64 NSIMD_VECTORCALL to_mask(nsimd_sve_vlu64 a0, u64, sve);
nsimd_sve_vu32 NSIMD_VECTORCALL to_mask(nsimd_sve_vlu32 a0, u32, sve);
nsimd_sve_vu16 NSIMD_VECTORCALL to_mask(nsimd_sve_vlu16 a0, u16, sve);
nsimd_sve_vu8 NSIMD_VECTORCALL to_mask(nsimd_sve_vlu8 a0, u8, sve);

CPU

nsimd_cpu_vf64 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlf64 a0, f64, cpu);
nsimd_cpu_vf32 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlf32 a0, f32, cpu);
nsimd_cpu_vf16 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlf16 a0, f16, cpu);
nsimd_cpu_vi64 NSIMD_VECTORCALL to_mask(nsimd_cpu_vli64 a0, i64, cpu);
nsimd_cpu_vi32 NSIMD_VECTORCALL to_mask(nsimd_cpu_vli32 a0, i32, cpu);
nsimd_cpu_vi16 NSIMD_VECTORCALL to_mask(nsimd_cpu_vli16 a0, i16, cpu);
nsimd_cpu_vi8 NSIMD_VECTORCALL to_mask(nsimd_cpu_vli8 a0, i8, cpu);
nsimd_cpu_vu64 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlu64 a0, u64, cpu);
nsimd_cpu_vu32 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlu32 a0, u32, cpu);
nsimd_cpu_vu16 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlu16 a0, u16, cpu);
nsimd_cpu_vu8 NSIMD_VECTORCALL to_mask(nsimd_cpu_vlu8 a0, u8, cpu);

SVE2048

nsimd_sve2048_vf64 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlf64 a0, f64, sve2048);
nsimd_sve2048_vf32 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlf32 a0, f32, sve2048);
nsimd_sve2048_vf16 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlf16 a0, f16, sve2048);
nsimd_sve2048_vi64 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vli64 a0, i64, sve2048);
nsimd_sve2048_vi32 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vli32 a0, i32, sve2048);
nsimd_sve2048_vi16 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vli16 a0, i16, sve2048);
nsimd_sve2048_vi8 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vli8 a0, i8, sve2048);
nsimd_sve2048_vu64 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlu64 a0, u64, sve2048);
nsimd_sve2048_vu32 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlu32 a0, u32, sve2048);
nsimd_sve2048_vu16 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlu16 a0, u16, sve2048);
nsimd_sve2048_vu8 NSIMD_VECTORCALL to_mask(nsimd_sve2048_vlu8 a0, u8, sve2048);

NEON128

nsimd_neon128_vf64 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlf64 a0, f64, neon128);
nsimd_neon128_vf32 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlf32 a0, f32, neon128);
nsimd_neon128_vf16 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlf16 a0, f16, neon128);
nsimd_neon128_vi64 NSIMD_VECTORCALL to_mask(nsimd_neon128_vli64 a0, i64, neon128);
nsimd_neon128_vi32 NSIMD_VECTORCALL to_mask(nsimd_neon128_vli32 a0, i32, neon128);
nsimd_neon128_vi16 NSIMD_VECTORCALL to_mask(nsimd_neon128_vli16 a0, i16, neon128);
nsimd_neon128_vi8 NSIMD_VECTORCALL to_mask(nsimd_neon128_vli8 a0, i8, neon128);
nsimd_neon128_vu64 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlu64 a0, u64, neon128);
nsimd_neon128_vu32 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlu32 a0, u32, neon128);
nsimd_neon128_vu16 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlu16 a0, u16, neon128);
nsimd_neon128_vu8 NSIMD_VECTORCALL to_mask(nsimd_neon128_vlu8 a0, u8, neon128);

AVX512_SKYLAKE

nsimd_avx512_skylake_vf64 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlf64 a0, f64, avx512_skylake);
nsimd_avx512_skylake_vf32 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlf32 a0, f32, avx512_skylake);
nsimd_avx512_skylake_vf16 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlf16 a0, f16, avx512_skylake);
nsimd_avx512_skylake_vi64 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vli64 a0, i64, avx512_skylake);
nsimd_avx512_skylake_vi32 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vli32 a0, i32, avx512_skylake);
nsimd_avx512_skylake_vi16 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vli16 a0, i16, avx512_skylake);
nsimd_avx512_skylake_vi8 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vli8 a0, i8, avx512_skylake);
nsimd_avx512_skylake_vu64 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlu64 a0, u64, avx512_skylake);
nsimd_avx512_skylake_vu32 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlu32 a0, u32, avx512_skylake);
nsimd_avx512_skylake_vu16 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlu16 a0, u16, avx512_skylake);
nsimd_avx512_skylake_vu8 NSIMD_VECTORCALL to_mask(nsimd_avx512_skylake_vlu8 a0, u8, avx512_skylake);

AARCH64

nsimd_aarch64_vf64 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlf64 a0, f64, aarch64);
nsimd_aarch64_vf32 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlf32 a0, f32, aarch64);
nsimd_aarch64_vf16 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlf16 a0, f16, aarch64);
nsimd_aarch64_vi64 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vli64 a0, i64, aarch64);
nsimd_aarch64_vi32 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vli32 a0, i32, aarch64);
nsimd_aarch64_vi16 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vli16 a0, i16, aarch64);
nsimd_aarch64_vi8 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vli8 a0, i8, aarch64);
nsimd_aarch64_vu64 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlu64 a0, u64, aarch64);
nsimd_aarch64_vu32 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlu32 a0, u32, aarch64);
nsimd_aarch64_vu16 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlu16 a0, u16, aarch64);
nsimd_aarch64_vu8 NSIMD_VECTORCALL to_mask(nsimd_aarch64_vlu8 a0, u8, aarch64);

AVX512_KNL

nsimd_avx512_knl_vf64 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlf64 a0, f64, avx512_knl);
nsimd_avx512_knl_vf32 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlf32 a0, f32, avx512_knl);
nsimd_avx512_knl_vf16 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlf16 a0, f16, avx512_knl);
nsimd_avx512_knl_vi64 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vli64 a0, i64, avx512_knl);
nsimd_avx512_knl_vi32 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vli32 a0, i32, avx512_knl);
nsimd_avx512_knl_vi16 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vli16 a0, i16, avx512_knl);
nsimd_avx512_knl_vi8 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vli8 a0, i8, avx512_knl);
nsimd_avx512_knl_vu64 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlu64 a0, u64, avx512_knl);
nsimd_avx512_knl_vu32 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlu32 a0, u32, avx512_knl);
nsimd_avx512_knl_vu16 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlu16 a0, u16, avx512_knl);
nsimd_avx512_knl_vu8 NSIMD_VECTORCALL to_mask(nsimd_avx512_knl_vlu8 a0, u8, avx512_knl);

SSE2

nsimd_sse2_vf64 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlf64 a0, f64, sse2);
nsimd_sse2_vf32 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlf32 a0, f32, sse2);
nsimd_sse2_vf16 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlf16 a0, f16, sse2);
nsimd_sse2_vi64 NSIMD_VECTORCALL to_mask(nsimd_sse2_vli64 a0, i64, sse2);
nsimd_sse2_vi32 NSIMD_VECTORCALL to_mask(nsimd_sse2_vli32 a0, i32, sse2);
nsimd_sse2_vi16 NSIMD_VECTORCALL to_mask(nsimd_sse2_vli16 a0, i16, sse2);
nsimd_sse2_vi8 NSIMD_VECTORCALL to_mask(nsimd_sse2_vli8 a0, i8, sse2);
nsimd_sse2_vu64 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlu64 a0, u64, sse2);
nsimd_sse2_vu32 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlu32 a0, u32, sse2);
nsimd_sse2_vu16 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlu16 a0, u16, sse2);
nsimd_sse2_vu8 NSIMD_VECTORCALL to_mask(nsimd_sse2_vlu8 a0, u8, sse2);

SSE42

nsimd_sse42_vf64 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlf64 a0, f64, sse42);
nsimd_sse42_vf32 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlf32 a0, f32, sse42);
nsimd_sse42_vf16 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlf16 a0, f16, sse42);
nsimd_sse42_vi64 NSIMD_VECTORCALL to_mask(nsimd_sse42_vli64 a0, i64, sse42);
nsimd_sse42_vi32 NSIMD_VECTORCALL to_mask(nsimd_sse42_vli32 a0, i32, sse42);
nsimd_sse42_vi16 NSIMD_VECTORCALL to_mask(nsimd_sse42_vli16 a0, i16, sse42);
nsimd_sse42_vi8 NSIMD_VECTORCALL to_mask(nsimd_sse42_vli8 a0, i8, sse42);
nsimd_sse42_vu64 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlu64 a0, u64, sse42);
nsimd_sse42_vu32 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlu32 a0, u32, sse42);
nsimd_sse42_vu16 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlu16 a0, u16, sse42);
nsimd_sse42_vu8 NSIMD_VECTORCALL to_mask(nsimd_sse42_vlu8 a0, u8, sse42);

SVE256

nsimd_sve256_vf64 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlf64 a0, f64, sve256);
nsimd_sve256_vf32 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlf32 a0, f32, sve256);
nsimd_sve256_vf16 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlf16 a0, f16, sve256);
nsimd_sve256_vi64 NSIMD_VECTORCALL to_mask(nsimd_sve256_vli64 a0, i64, sve256);
nsimd_sve256_vi32 NSIMD_VECTORCALL to_mask(nsimd_sve256_vli32 a0, i32, sve256);
nsimd_sve256_vi16 NSIMD_VECTORCALL to_mask(nsimd_sve256_vli16 a0, i16, sve256);
nsimd_sve256_vi8 NSIMD_VECTORCALL to_mask(nsimd_sve256_vli8 a0, i8, sve256);
nsimd_sve256_vu64 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlu64 a0, u64, sve256);
nsimd_sve256_vu32 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlu32 a0, u32, sve256);
nsimd_sve256_vu16 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlu16 a0, u16, sve256);
nsimd_sve256_vu8 NSIMD_VECTORCALL to_mask(nsimd_sve256_vlu8 a0, u8, sve256);

SVE1024

nsimd_sve1024_vf64 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlf64 a0, f64, sve1024);
nsimd_sve1024_vf32 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlf32 a0, f32, sve1024);
nsimd_sve1024_vf16 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlf16 a0, f16, sve1024);
nsimd_sve1024_vi64 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vli64 a0, i64, sve1024);
nsimd_sve1024_vi32 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vli32 a0, i32, sve1024);
nsimd_sve1024_vi16 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vli16 a0, i16, sve1024);
nsimd_sve1024_vi8 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vli8 a0, i8, sve1024);
nsimd_sve1024_vu64 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlu64 a0, u64, sve1024);
nsimd_sve1024_vu32 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlu32 a0, u32, sve1024);
nsimd_sve1024_vu16 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlu16 a0, u16, sve1024);
nsimd_sve1024_vu8 NSIMD_VECTORCALL to_mask(nsimd_sve1024_vlu8 a0, u8, sve1024);

VSX

nsimd_vsx_vf64 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlf64 a0, f64, vsx);
nsimd_vsx_vf32 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlf32 a0, f32, vsx);
nsimd_vsx_vf16 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlf16 a0, f16, vsx);
nsimd_vsx_vi64 NSIMD_VECTORCALL to_mask(nsimd_vsx_vli64 a0, i64, vsx);
nsimd_vsx_vi32 NSIMD_VECTORCALL to_mask(nsimd_vsx_vli32 a0, i32, vsx);
nsimd_vsx_vi16 NSIMD_VECTORCALL to_mask(nsimd_vsx_vli16 a0, i16, vsx);
nsimd_vsx_vi8 NSIMD_VECTORCALL to_mask(nsimd_vsx_vli8 a0, i8, vsx);
nsimd_vsx_vu64 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlu64 a0, u64, vsx);
nsimd_vsx_vu32 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlu32 a0, u32, vsx);
nsimd_vsx_vu16 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlu16 a0, u16, vsx);
nsimd_vsx_vu8 NSIMD_VECTORCALL to_mask(nsimd_vsx_vlu8 a0, u8, vsx);

SVE128

nsimd_sve128_vf64 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlf64 a0, f64, sve128);
nsimd_sve128_vf32 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlf32 a0, f32, sve128);
nsimd_sve128_vf16 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlf16 a0, f16, sve128);
nsimd_sve128_vi64 NSIMD_VECTORCALL to_mask(nsimd_sve128_vli64 a0, i64, sve128);
nsimd_sve128_vi32 NSIMD_VECTORCALL to_mask(nsimd_sve128_vli32 a0, i32, sve128);
nsimd_sve128_vi16 NSIMD_VECTORCALL to_mask(nsimd_sve128_vli16 a0, i16, sve128);
nsimd_sve128_vi8 NSIMD_VECTORCALL to_mask(nsimd_sve128_vli8 a0, i8, sve128);
nsimd_sve128_vu64 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlu64 a0, u64, sve128);
nsimd_sve128_vu32 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlu32 a0, u32, sve128);
nsimd_sve128_vu16 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlu16 a0, u16, sve128);
nsimd_sve128_vu8 NSIMD_VECTORCALL to_mask(nsimd_sve128_vlu8 a0, u8, sve128);

VMX

nsimd_vmx_vf64 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlf64 a0, f64, vmx);
nsimd_vmx_vf32 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlf32 a0, f32, vmx);
nsimd_vmx_vf16 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlf16 a0, f16, vmx);
nsimd_vmx_vi64 NSIMD_VECTORCALL to_mask(nsimd_vmx_vli64 a0, i64, vmx);
nsimd_vmx_vi32 NSIMD_VECTORCALL to_mask(nsimd_vmx_vli32 a0, i32, vmx);
nsimd_vmx_vi16 NSIMD_VECTORCALL to_mask(nsimd_vmx_vli16 a0, i16, vmx);
nsimd_vmx_vi8 NSIMD_VECTORCALL to_mask(nsimd_vmx_vli8 a0, i8, vmx);
nsimd_vmx_vu64 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlu64 a0, u64, vmx);
nsimd_vmx_vu32 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlu32 a0, u32, vmx);
nsimd_vmx_vu16 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlu16 a0, u16, vmx);
nsimd_vmx_vu8 NSIMD_VECTORCALL to_mask(nsimd_vmx_vlu8 a0, u8, vmx);

AVX

nsimd_avx_vf64 NSIMD_VECTORCALL to_mask(nsimd_avx_vlf64 a0, f64, avx);
nsimd_avx_vf32 NSIMD_VECTORCALL to_mask(nsimd_avx_vlf32 a0, f32, avx);
nsimd_avx_vf16 NSIMD_VECTORCALL to_mask(nsimd_avx_vlf16 a0, f16, avx);
nsimd_avx_vi64 NSIMD_VECTORCALL to_mask(nsimd_avx_vli64 a0, i64, avx);
nsimd_avx_vi32 NSIMD_VECTORCALL to_mask(nsimd_avx_vli32 a0, i32, avx);
nsimd_avx_vi16 NSIMD_VECTORCALL to_mask(nsimd_avx_vli16 a0, i16, avx);
nsimd_avx_vi8 NSIMD_VECTORCALL to_mask(nsimd_avx_vli8 a0, i8, avx);
nsimd_avx_vu64 NSIMD_VECTORCALL to_mask(nsimd_avx_vlu64 a0, u64, avx);
nsimd_avx_vu32 NSIMD_VECTORCALL to_mask(nsimd_avx_vlu32 a0, u32, avx);
nsimd_avx_vu16 NSIMD_VECTORCALL to_mask(nsimd_avx_vlu16 a0, u16, avx);
nsimd_avx_vu8 NSIMD_VECTORCALL to_mask(nsimd_avx_vlu8 a0, u8, avx);